← 返回
单相PFC中SRF锁相环正交信号生成子系统的高效FPGA实现
An Efficient FPGA Implementation of a Quadrature Signal-Generation Subsystem in SRF PLLs in Single-Phase PFCs
| 作者 | Paula Lamo · Felipe Lopez · Alberto Pigazo · Francisco J. Azcondo |
| 期刊 | IEEE Transactions on Power Electronics |
| 出版日期 | 2017年5月 |
| 技术分类 | 控制与算法 |
| 技术标签 | PFC整流 单相逆变器 并网逆变器 控制与算法 |
| 相关度评分 | ★★★★ 4.0 / 5.0 |
| 关键词 | FPGA SRF PLL 单相PFC 同步 有源整流器 正交信号生成 控制算法 |
语言:
中文摘要
本文探讨了单相有源整流器中与电网电压同步的关键技术。针对现代无桥拓扑及无传感器电流重构算法对电网电压同步的依赖,提出了一种在FPGA上高效实现同步参考坐标系(SRF)锁相环(PLL)中正交信号生成子系统的方法,旨在提升控制系统的精度与响应速度。
English Abstract
Synchronization with the utility voltage is naturally carried out by a diode bridge stage in single-phase active rectifiers, while an active synchronization is included in the control algorithms applied to modern bridgeless topologies. Sensorless line current rebuilding algorithms also need synchronization with the line voltage to compensate at least for part of the current estimation error. The p...
S
SunView 深度解读
该技术对阳光电源的户用光伏逆变器及电动汽车充电桩产品线具有重要参考价值。在单相户用逆变器和充电桩中,精确的电网同步是实现高性能PFC控制和电流重构的基础。通过FPGA实现高效的SRF-PLL正交信号生成,能够显著降低计算延迟,提升系统在弱电网环境下的并网稳定性和抗干扰能力。建议研发团队在下一代基于FPGA/SoC架构的控制平台中引入该优化算法,以提升产品在复杂电网条件下的动态响应性能。