← 返回

一种基于多电容环路耦合降低PDN阻抗的方法

A Method to Reduce PDN Impedance Based on Multicapacitor Loop Coupling

作者 Jiarui Wu · Xu Yang · Xingwei Huang · Qingzheng Li · Jiwen Wei · Wenjie Chen · Kangping Wang
期刊 IEEE Transactions on Power Electronics
出版日期 2024年6月
技术分类 拓扑与电路
技术标签 功率模块 储能变流器PCS 光伏逆变器
相关度评分 ★★★★ 4.0 / 5.0
关键词 PDN阻抗 去耦电容 寄生电感 布局方法 电源分配网络 回路耦合
语言:

中文摘要

随着电源分配网络(PDN)目标阻抗的降低,对输出去耦电容的需求显著增加。连接电容与主板的过孔寄生电感严重影响PDN阻抗设计。本文提出了一种新型布局方法,通过多电容环路耦合技术有效降低寄生电感,优化电源完整性。

English Abstract

As the target impedance of the power delivery network decreases, the demand for output decoupling capacitors proportionally increases. Parasitic inductance of the vias connecting the output capacitors to the motherboard has a more serious impact on the impedance design of power deliver network. To solve this problem, this letter proposes a novel layout method to reduce the value of parasitic induc...
S

SunView 深度解读

该研究对于阳光电源的高功率密度产品(如PowerTitan储能系统及组串式逆变器)具有重要意义。随着逆变器和PCS功率密度的提升,控制板及功率驱动板的电源完整性设计成为关键。通过优化多电容布局降低寄生电感,可有效抑制高频噪声,提升控制系统的电磁兼容性(EMC)和可靠性。建议在下一代高频化、小型化功率模块的PCB设计规范中引入该耦合布局方法,以优化驱动电路的瞬态响应,进一步提升产品在复杂电网环境下的运行稳定性。