← 返回
处理锁相环算法中直流偏置问题的五种方法:设计考量与性能评估
Five Approaches to Deal With Problem of DC Offset in Phase-Locked Loop Algorithms: Design Considerations and Performance Evaluations
| 作者 | Saeed Golestan · Josep M. Guerrero · Gevork B. Gharehpetian |
| 期刊 | IEEE Transactions on Power Electronics |
| 出版日期 | 2016年1月 |
| 技术分类 | 控制与算法 |
| 技术标签 | 并网逆变器 储能变流器PCS 光伏逆变器 跟网型GFL |
| 相关度评分 | ★★★★★ 5.0 / 5.0 |
| 关键词 | 锁相环 (PLL) 直流偏置 基频振荡 电网同步 PLL算法 电力电子 |
语言:
中文摘要
锁相环(PLL)输入信号中的直流分量会导致相位和频率估计出现基频振荡。由于振荡频率较低,消除这些干扰极具挑战性。本文详细分析了五种用于解决该问题的算法方法,并对其设计考量和性能进行了评估。
English Abstract
The presence of the dc component in the phase-locked loop (PLL) input results in fundamental frequency oscillations in the phase and frequency estimated by the PLL. The removal of these oscillations is a challenging task because of their low frequency. The aim of this paper is to provide a detailed analysis of several approaches that little work has been conducted on their application for addressi...
S
SunView 深度解读
锁相环(PLL)是阳光电源光伏逆变器及储能变流器(PCS)实现电网同步的核心控制环节。在弱电网或电网故障工况下,输入信号的直流偏置会导致输出相位抖动,进而引发并网电流谐波或保护误动作。本文提出的五种处理方法对优化阳光电源组串式逆变器(如SG系列)及大型储能系统(如PowerTitan)的控制算法具有直接参考价值。建议研发团队在iSolarCloud智能运维平台数据分析的基础上,针对不同电网环境下的PLL鲁棒性进行对比测试,以提升产品在复杂电网条件下的并网稳定性和电能质量。