← 返回

高阶锁相环设计的系统化方法

A Systematic Approach to Design High-Order Phase-Locked Loops

作者 Saeed Golestan · Francisco D. Freijedo · Josep M. Guerrero
期刊 IEEE Transactions on Power Electronics
出版日期 2015年6月
技术分类 系统并网技术
技术标签 并网逆变器 弱电网并网 跟网型GFL 构网型GFM
相关度评分 ★★★★★ 5.0 / 5.0
关键词 锁相环 PLL 电网扰动 低通滤波器 扰动抑制 电网同步
语言:

中文摘要

本文针对电网环境恶劣时锁相环(PLL)性能受限的问题,提出了一种系统化设计高阶锁相环的方法。通过引入高阶低通滤波器(LPF),旨在克服传统一阶LPF在抑制电网扰动方面的局限性,从而提升并网设备在复杂电网条件下的同步稳定性和抗干扰能力。

English Abstract

A basic approach to improve the performance of phase-locked loop (PLL) under adverse grid condition is to incorporate a first-order low-pass filter (LPF) into its control loop. The first-order LPF, however, has a limited ability to suppress the grid disturbances. A natural thought to further improve the disturbance rejection capability of PLL is to use high-order LPFs. Application of high-order LP...
S

SunView 深度解读

该研究直接关系到阳光电源光伏逆变器(组串式、集中式)及储能变流器(PCS)的核心控制算法。在弱电网或电网故障频发场景下,锁相环的鲁棒性是保证设备稳定并网的关键。通过应用高阶滤波技术,可显著提升阳光电源产品在复杂电网下的抗干扰能力,降低因电网谐波或电压波动导致的脱网风险。建议研发团队将此系统化设计方法集成至iSolarCloud智能运维平台的算法库中,并优先应用于PowerTitan系列储能系统及大型地面光伏电站逆变器,以增强产品在弱电网环境下的电能质量表现。